Программная платформа характеризации
Создание библиотечных представлений (Liberty, Verilog)
ПО позволяет автоматизировать процесс моделирования реакции элементов интегральной схемы на входные сигналы и измерения задержек и энергопотребления (характеризации) для генерации проектных данных, используемых в дальнейших этапах проектирования цифровых СБИС (при логическом и физическом синтезе)
Программа поддерживает основные промышленные модели задержек, мощности и других электрических характеристик элементов, а также различные технологические процессы
За счет поддержки распределенных вычислений платформа ускоряет разработку новых библиотек элементов интегральных схем, повышает качество за счет возможности быстрой характеризации под специальные требования заказчика (например, специфичная температура/напряжение питания), помогает оптимизировать производительность и энергопотребление цифровых интегральных схем
Продукт находится в разработке и будет доступен для пробного тестирования с января 2026 года
| 01 | Поддержка характеризации простых стандартных ячеек (комбинационных и последовательностных) |
| 02 | Поддержка характеризации стандартных ячеек ввода-вывода, дифференциальных IO |
| 03 | Поддержка характеризации стандартных ячеек с дополнительными требованиями (синхронизаторы, многоразрядные триггеры, блокировки тактового сигнала, преобразования уровня) |
| 04 | Поддерживаемые форматы выходных данных: Liberty NLDM/CCS, Verilog |
| 05 | Поддержка нетлистов в формате SPICE, xDSPF, SPECTRE |
| 06 | Поддержка SPICE симуляторов: HSPICE, Spectre, SymSpice (Симика) |
| 07 | Поддержка распределенных вычислений |